Kintex-7 FPGA KC705 Evaluation Kit

1.895,59 € (1.592,93 € netto) *

inkl. MwSt. zzgl. Versandkosten

Bestellung möglich, Lieferzeit auf Anfrage.

  • 24869
  • 0
Das Kintex-7 FPGA KC705 Evaluation Kit enthält alle Basiskomponenten von Hardware,... mehr
Produktinformationen "Kintex-7 FPGA KC705 Evaluation Kit"

Das Kintex-7 FPGA KC705 Evaluation Kit enthält alle Basiskomponenten von Hardware, Design-Tools, IP und vorverifizierten Referenzdesigns einschließlich eines zielgerichteten Designs, das eine leistungsstarke serielle Konnektivität und eine erweiterte Speicheranbindung ermöglicht. Die mitgelieferten vorverifizierten Referenzdesigns und FPGA-Mezzanine-Steckverbinder (FMC) ermöglichen die Skalierung und Anpassung mit Tochterkarten.

Es wird gewährleistet, dass Xilinx-Produkte 90 Tage ab Kaufdatum frei von Herstellungsfehlern sind. Es werden keine weiteren ausdrücklichen oder stillschweigenden Garantien erbracht.

Eigenschaften

Optimiert für die schnelle Prototyperstellung von leistungsstarken seriellen Transceiveranwendungen mit Kintex-7 FPGAs.

  • Hardware, Designtools, IP und vorverifizierte Referenzdesigns, demonstriert eine End-to-End PCIe mit 4 Lanes bei einer Verbindungsrate von 5 Gb/s (Gen2) oder 8 Lanes bei einer Verbindungsrate von 2,5 Gb/s (Gen1).
  • Erweiterte Speicherschnittstelle mit 1GB DDR3 SODIM Speicher
  • Ermöglicht serielle Konnektivität mit PCIe Gen2x4, SFP+ und SMA Paaren, UART, IIC
  • Unterstützt eingebettete Verarbeitung mit MicroBlaze, Soft 32bit RISC
  • Entwicklung von Netzwerkanwendungen mit 10-100-1000 Mbit/s Ethernet (GMII, RGMII und SGMII)
  • Implementierung von Video-Display-Anwendungen mit HDMI-Ausgang
  • Erweiterung der I/O mit der FPGA Mezzanine Card (FMC) Schnittstelle

Hardware

  • FPGA: Kintex XC7K325T-2FFG900C
    - ROHS compliant KC705 kit including the XC7K325T-2FFG900C FPGA
  • Configuration
    - Onboard JTAG configuration circuitry to enable configuration over USB
    - JTAG header provided for use with Xilinx download cables such as the Platform Cable USB II
    - 128MB (1024Mb) Linear BPI Flash for PCIe® Configuration
    - 16MB (128Mb) Quad SPI Flash
  • Memory
    - 1GB DDR3 SODIMM 800MHz / 1600Mbps
    - 128MB (1024Mb) Linear BPI Flash for PCIe® Configuration
    - 16MB (128Mb) Quad SPI Flash
    - 8Kb IIC EEPROM
    - SD Card Slot
  • Communication & Networking
    - Gigabit Ethernet GMII, RGMII and SGMII
    - SFP / SFP+ cage
    - GTX port (TX, RX) with four SMA connectors
    - UART To USB Bridge
    - PCI Express x8 edge connector
  • Display
    - HDMI Video output
    - External Phy/codec device driving an HDMI Connector
    - 2x16 LCD display
    - 8x LEDs
  • Expansion Connectors
    - FMC-HPC (Partial Population) connector (4 GTX Transceiver, 116 single-ended or 58 differential (34 LA & 24 HA) user defined signals)
    - FMC-LPC connector (1 GTX Transceiver, 68 single-ended or 34 differential user defined signals)
    - Vadj can support 1.8V, 2.5V, or 3.3V
    - IIC
  • Clocking
    - Fixed Oscillator with differential 200MHz output, Used as the “system” clock for the FPGA
    - Programmable Oscillator with 156.250 MHz as the default output, Default frequency targeted for Ethernet applications but oscillator is programmable for many end uses
    - Differential SMA clock input
    - Differential SMA GTX reference clock input
    - Jitter attenuated clock, Used to support CPRI/OBSAI applications that perform clock recovery from a user-supplied SFP/SFP+ module
  • Control & I/O
    - 5X Push Buttons
    - 4X DIP Switches
    - AMS FAN Header (2 I/O)
    - 7 I/O pins available through LCD header
  • Power
    - 12V wall adapter or ATX
    - Voltage and Current measurement capability of 2.5V, 1.5V, and 1.2V, 1.0V supplies (IIC path to FPGA)
  • Analog
    - XADC header

Software

Memory Interface ist ein kostenloses Software-Tool zur Generierung von Speichercontrollern und Schnittstellen für Xilinx-FPGAs. Memory Interface erzeugt unverschlüsselte Verilog- oder VHDL-Design-Dateien, UCF-Beschränkungen, Simulationsdateien und Implementierungsskriptdateien, um den Designprozess zu vereinfachen. Unterstützte Speicherschnittstellen sind: DDR3 SDRAM, DDR2 SDRAM, QDRII SRAM und DDRII SRAM, LP DDR, QDRII+ SRAM und RLDRAM II.

Lieferumfang

  • Das KC705 Evaluierungsboard mit integriertem XC7K325T-2FFG900C FPGA
  • Vollwertige Vivado Design Suite: Design Edition, Node locked & Device-locked auf das Kintex-7 XC7K325T FPGA, mit 1 Jahr Updates und Support.
  • Northwest Logic PCI Express DMA Back-End IP (Evaluierungslizenz, 12 Stunden Hardware-Timeout)
  • AMS 101 Evaluierungsboard
  • Gezieltes Referenzdesign: PCIe Gen2x4 mit einer Northwest Logic DMA IP-Engine
  • Board Design Dateien (DxDesigner 2005, Allegro 16.3 - 16.5)
  • Kabel & Netzteile
  • 90 Tage beschränkte Garantie
Schreiben Sie uns an sales@trenz.biz, um ein Angebot für jedes verfügbare Xilinx-Produkt zu erhalten.

Zusätzliche Informationen

Weiterführende Links zu "Kintex-7 FPGA KC705 Evaluation Kit"
Downloads
Digilent
OHO-Elektronik
SunDance
Trenz_Electronic - Dokumente und Design Daten für Trenz Electronic Produkte